Микропроцессорный комплект К1810. Справочник (Казаринов Ю. М. и др.)

Микропроцессорный комплект К1810. Справочник

Автор(ы):Казаринов Ю. М. и др.
06.10.2007
Год изд.:1990
Описание: Приведены технические данные, структурные схемы, режимы работы, временные диаграммы и особенности применения интегральных схем микропроцессорного комплекта К1810. Для БИС центрального процессора, арифметического сопроцессора и специализированного процессора ввода - вывода рассмотрена полная система команд. Кроме того, приведены необходимые сведения о ряде вспомогательных ИС других серий, совместимых с ИС серии К1810.
Оглавление: Предисловие [3]
Глава 1. Микропроцессор Ю810ВМ86 [5]
  1.1. Состав МПК БИС серии K18I0 Общие сведения о микропроцессоре К1810ВМ86 [5]
  1.2. Назначение выводов микропроцессора [8]
  1.3. Структура микропроцессора [14]
  1.4. Адресное пространство памяти и ввода — вывода [19]
  1.5. Организация прерываний [23]
  1.6. Функционирование микропроцессора [28]
  1.7. Структура однопроцессорной системы [37]
  1.8. Особенности архитектуры микропроцессора К1810ВМ88 [42]
Глава 2. Система команд микропроцессора KI8I0BM86 [45]
  2.1. Форматы команды [45]
  2.2. Способы адресации [49]
  2.3. Описание системы команд [52]
  2.4. Особенности выполнения отдельных команд [59]
Глава 3. Арифметический сопроцессор К1810ВМ87 [74]
  3.1. Общие сведения и технические характеристики [74]
  3.2. Назначение выводов БИС Ю810ВМ87 [75]
  3.3. Структура арифметического сопроцессора К1810ВМ87 [77]
  3.4. Функционирование арифметического сопроцессора [86]
  3.5. Система команд арифметического сопроцессора [92]
  3.6. Специальные случаи использования арифметического сопроцессора [104]
Глава 4. Специализированный процессор ввода — вывода KI810BM89 [110]
  4.1. Общие сведения и технические характеристики [110]
  4.2. Назначение выводов БИС К1810ВМ89 [111]
  4.3. Структура специализированного процессора ввода — вывода [113]
  4.4. Функционирование процессора ввода — вывода [121]
  4.5. Система команд СПВБ [132]
  4.6. Специальные вопросы организации ввода — вывода [141]
Глава 5. Вспомогательные интегральные схемы [150]
  5.1. Генератор тактовых импульсов К1810ГФ84 [150]
  5.2. Буферные регистры и шинные формирователи [152]
  5.3. Контроллер системной шины К1810ВГ88 [156]
  5.4. Арбитр шин К1810ВБ89 [162]
  5.5. Контроллер динамической памяти К1810ВТ03 [178]
Глава 6. Программируемые интегральные схемы [192]
  6.1. Контроллер прямого доступа к памяти К1810ВТ37 [192]
  6.2. Программируемый таймер К1810ВИ54 [205]
  6.3. Контроллер накопителя на гибком магнитном диске К580ВГ72 [218]
  6.4. ОЗУ с портами ввода — вывода и таймером КР1821РУ55 [235]
  6.5. ПЗУ с портами ввода — вывода КР1821РФ55 [244]
Заключение [247]
Приложение [249]
Список литературы [265]
Предметный указатель [266]
Формат: djvu
Размер:2246393 байт
Язык:РУС
Рейтинг: 455 Рейтинг
Открыть: Ссылка (RU)