Компьютеры. Т. 1
Автор(ы): | Хелмс Г.
06.10.2007
|
Год изд.: | 1986 |
Описание: | Справочное пособие посвящено вопросам построения и применения средств вычислительной техники. Авторы - видные специалисты США. В русском переводе книга выпускается в трех томах. В томе 1 рассматриваются аппаратные средства ЭВМ. Приводятся основы машинной арифметики, булевой алгебры, цифровой схемотехники. Дается подробное описание основных компонент ЭВМ: АЛУ, ЗУ и устройств ввода-вывода. Особое внимание уделяется вопросам программного обеспечения и особенностям реализации режима разделения времени. Для инженеров, имеющих дело с вычислительной техникой и студентов соответствующих специальностей. |
Оглавление: |
ПРЕДИСЛОВИЕ РЕДАКТОРА ПЕРЕВОДА [5] ТЕНДЕНЦИИ В ПРОИЗВОДСТВЕ микроЭВМ [7] ПРЕДИСЛОВИЕ [10] Глава 1. ИСТОРИЯ СОЗДАНИЯ ВЫЧИСЛИТЕЛЬНЫХ МАШИН И ОСНОВНЫЕ ПОНЯТИЯ. Г. Хеллерман [13] 1.1. Введение [13] 1.2. Исторический обзор [14] 1.3. Классификация автоматических вычислительных машин [18] 1.4. Структура вычислительной системы [20] 1.5. Принципы организации аппаратуры [21] 1.6. Требования к запоминающим устройствам [25] 1.7. Элементы программирования [26] 1.8. Соотношение «пространство — время» [29] Глава 2. СТРУКТУРЫ ЭВМ. В. Гамахер, З. Вранежич, С. Заки [32] 2.1. Введение [32] 2.2. Функциональные устройства [32] 2.3. Устройства ввода [36] 2.4. Устройство памяти [37] 2.5. Арифметико-логические устройства [40] 2.6. Устройства вывода [40] 2.7. Устройство управления [42] 2.8. Основные операционные понятия [43] 2.9. Структуры шин [46] Глава 3. СИСТЕМЫ СЧИСЛЕНИЯ И КОДЫ. З. Кохави [49] 3.1. Системы счисления [49] 3.2. Двоичные коды [54] 3.3. Обнаружение и исправление ошибок [58] Глава 4. БУЛЕВА АЛГЕБРА И ЛОГИЧЕСКИЕ СХЕМЫ. Д. Гивоне, Р. Рессер [65] 4.1. Введение [65] 4.2. Булева алгебра [65] 4.3. Таблицы истинности и булевы выражения [68] 4.4. Теоремы булевой алгебры [72] 4.5. Применение теорем булевой алгебры [74] 4.6. Упрощение булевых выражений с помощью карт Карио [79] 4.7. Логические схемы [87] 4.8. Логические вентили других типов [89] Глава 5. ПОСЛЕДОВАТЕЛЬНОСТНЫЕ СХЕМЫ. Дж. Голт, Р. Пиммел [96] 5.1. Введение [96] 5.2. Триггерный элемент [96] 5.3. Таблицы и диаграммы состояний [101] 5.4. Преобразование таблицы состояний в логическую диаграмму [108] 5.5. Преобразование логической диаграммы в таблицу состояний [114] 5.6. Примеры проектирования последовательностных схем [118] 5.7. Примеры некоторых важных последовательностных схем [128] Глава 6. АРИФМЕТИКО-ЛОГИЧЕСКОЕ УСТРОЙСТВО. Т. Барти [138] 6.1. Введение [138] 6.2. Конструкция АЛУ [139] 6.3. Представление целых чисел [140] 6.4. Двоичный полусумматор [142] 6.5. Одноразрядный сумматор [143] 6.6. Параллельный двоичный сумматор [144] 6.7. Положительные и отрицательные числа [146] 6.8. Сложение в системе с обратным кодом [147] 6.9. Сложение в системе с дополнительным кодом [149] 6.10. Сложение и вычитание чисел в параллельном арифметическом блоке [151] 6.11. Конструкции сумматоров [154] 6.12. Двоично-десятичный сумматор [157] 6.13. Положительные и отрицательные числа в двоично-десятичной форме [160] 6.14. Сложение и вычитание чисел в системе с обратным кодом [161] 6.15. Операция сдвига [166] 6.16. Основные операции [168] 6.17. Двоичное умножение [171] 6.18. Десятичное умножение [175] 6.19. Деление [176] 6.20. Логические операции [183] 6.21. Системы представления чисел с плавающей точкой [187] 6.22. Выполнение арифметических операций над числами с плавающей точкой [192] Глава 7. ЭЛЕМЕНТ ПАМЯТИ. Т. Барти [194] 7.1. Введение [194] 7.2. Запоминающее устройство с произвольным доступом [196] 7.3. Организация памяти с линейной выборкой [199] 7.4. Дешифраторы [203] 7.5. Системы адресации памяти [206] 7.6. Связь кристаллов памяти с шиной ЭВМ [212] 7.7. Полупроводниковые запоминающие устройства с произвольным доступом [218] 7.8. Запоминающие устройства на биполярных ИС [219] 7.9. Статические запоминающие устройства на МОП-транзисторах [223] 7.10. Динамические запоминающие устройства [228] 7.11. Постоянные запоминающие устройства [231] 7.12. Память на магнитных сердечниках [238] 7.13. Запоминание информации в двумерной матрице магнитных сердечников [242] 7.14. Блок плат сердечников в памяти на сердечниках [245] 7.15. Временная последовательность [248] 7.16. Управление адресными линиями X и Y [249] 7.17. Буферный регистр памяти и связанные с ним схемы [251] 7.18. Организация памяти на сердечниках и прошивка сердечников [253] 7.19. Память на магнитном барабане [255] 7.20. Магнитные барабаны параллельного и последовательного действия [259] 7.21. Запоминающие устройства на магнитных дисках [261] 7.22. Запоминающие устройства на гибких дисках (флоппи-дисках) [269] 7.23. Магнитная лента [272] 7.24. Кассеты и обоймы [279] 7.25. Память на цилиндрических магнитных доменах и память на приборах с зарядовой связью [283] 7.26. Методы цифровой записи [284] 7.27. Методы записи с возвращением к нулю и с возвращением к смещению [285] 7.28. Методы записи без возвращения к нулю [288] Глава 8. ПРОГРАММНОЕ ОБЕСПЕЧЕНИЕ. В. Гамахер, З. Вранесик, С. Заки [292] 8.1. Введение [292] 8.2. Языки и трансляторы [293] 8.3. Загрузчики [295] 8.4. Редакторы связей [299] 8.5. Операционные системы [303] Глава 9. УСТРОЙСТВА ВВОДА, ВЫВОДА И ДОПОЛНИТЕЛЬНОЙ ПАМЯТИ. К. Гиэр [320] 9.1. Введение [320] 9.2. Устройства ввода-вывода [321] 9.3. Устройства долговременной памяти и промежуточного ввода-вывода [329] 9.4. Запоминающие устройства промежуточного хранения [340] 9.5. Сравнение скорости и емкости [344] Глава 10. СИСТЕМЫ С РАЗДЕЛЕНИЕМ ВРЕМЕНИ. Г. Хеллерман, Т. Конрой [345] 10.1. Введение [345] 10.2. Точка зрения пользователя и некоторые ее следствия [349] 10.3. Выбор кванта времени [358] 10.4. Система MIT CTSS [360] 10.5. Система APL [363] 10.6. Измерение производительности [368] 10.7. Имитатор системы с разделением времени [374] 10.8. Режим разделения времени IBM (TSO — Timesharing Option) для системы 360/370 [386] 10.9. Сеть информационного обслуживания GE [397] |
Формат: | djvu |
Размер: | 3727559 байт |
Язык: | РУС |
Рейтинг: | 143 |
Открыть: | Ссылка (RU) |